![Juha Plosila profiilikuva](/sites/default/files/styles/profile_picture_horizontal/public/images/profile/1068026.jpg?itok=fzQXlsKI)
Juha
Plosila
professori, robotiikka ja autonomiset järjestelmät
Head of the Robotics and Autonomous Systems Unit
Linkit
Julkaisut
Parallel Performance Evaluation of a Multicore Java Co-Processor System (2010)
(Vertaisarvioitu artikkeli konferenssijulkaisussa (A4))Thermal Modelling of 3D Multicore Systems in a Flip-Chip Package (2010)
(Vertaisarvioitu artikkeli konferenssijulkaisussa (A4))A Fault-Tolerant and Congestion-Aware Routing Algorithm for Networks-on-Chip (2010)
(Vertaisarvioitu artikkeli konferenssijulkaisussa (A4))CMIT- A Novel Cluster-Based Topology for 3D Stacked Architectures (2010)
(Vertaisarvioitu artikkeli konferenssijulkaisussa (A4))Self-Adaptive System for Addressing Permanent Errors in On-Chip Interconnects (2010)
IEEE Transactions on Very Large Scale Integration (VLSI) Systems
(Vertaisarvioitu alkuperäisartikkeli tai data-artikkeli tieteellisessä aikakauslehdessä (A1))
Hierarchical Power Monitoring on NoC- A Case Study for Hierarchical Agent Monitoring Design Approach (2010)
(Vertaisarvioitu artikkeli konferenssijulkaisussa (A4))Multi-Application Mapping Algorithm for Network-on-Chip Platforms (2010)
(Vertaisarvioitu artikkeli konferenssijulkaisussa (A4))Multi Network Interface Architectures for Fault Tolerant Network-on-Chip (2009)
International Symposium on Signals, Circuits and Systems
(Vertaisarvioitu artikkeli konferenssijulkaisussa (A4))
Fansi: Fault tolerant Network-on-Chip simulator (2009)
(Julkaistu kehittämis- tai tutkimusraportti taikka -selvitys (D4))High-speed completion detection for current sensing on-chip interconnects (2009)
Electronics Letters
(Vertaisarvioitu alkuperäisartikkeli tai data-artikkeli tieteellisessä aikakauslehdessä (A1))