Hannu
Tenhunen
dosentti, matemaattis-luonnontieteellinen tiedekunta
Prof. Dr.h.c. Prof.h.c. Ph.D. M.Sc. EE
Ota yhteyttä
+358 29 450 2809
+358 40 513 6563
Joukahaisenkatu 3-5
20520
Turku
Julkaisut
Performance Analysis of 3D NoCs Partitioning Methods (2010)
IEEE Computer Society Annual Symposium on VLSI
(Vertaisarvioitu artikkeli konferenssijulkaisussa (A4))
A Low-Latency and Memory-Efficient On-Chip Network (2010)
(Vertaisarvioitu artikkeli konferenssijulkaisussa (A4))Exploring a Low-Cost Inter-layer Communication Scheme for 3D Networks-on-Chip (2010)
(Vertaisarvioitu artikkeli konferenssijulkaisussa (A4))Research and Practices on 3D Networks-on-Chip Architectures (2010)
(Vertaisarvioitu artikkeli konferenssijulkaisussa (A4))A High-Performance Network Interface Architecture for NoCs Using Reorder Buffer Sharing (2010)
Proceedings: Euromicro Workshop on Parallel and Distributed Processing
(Vertaisarvioitu artikkeli konferenssijulkaisussa (A4))
Investigation and Evaluation of Life Cycle Assessment of Printed Electronics and its Environmental Impacts Analysis (2010)
(Vertaisarvioitu artikkeli konferenssijulkaisussa (A4))An automated control code generation approach for the SegBus platform (2010)
(Vertaisarvioitu artikkeli konferenssijulkaisussa (A4))BBVC-3D-NoC: An Efficient 3D NoC Architecture Using Bidirectional Bisynchronous Vertical Channels (2010)
IEEE Computer Society Annual Symposium on VLSI
(Vertaisarvioitu artikkeli konferenssijulkaisussa (A4))
Power Distribution TSVs induced Core Switching Noise (2010)
(Vertaisarvioitu artikkeli konferenssijulkaisussa (A4))High-Performance TSV Architecture for 3-D ICs (2010)
IEEE Computer Society Annual Symposium on VLSI
(Vertaisarvioitu artikkeli konferenssijulkaisussa (A4))