Juha
Plosila
professori, robotiikka ja autonomiset järjestelmät
Head of the Robotics and Autonomous Systems Unit
Linkit
Julkaisut
Energy aware task parallelism for efficient dynamic voltage and frequency scaling in CGRAs (2013)
(Vertaisarvioitu artikkeli konferenssijulkaisussa (A4))Design and Implementation of Reconfigurable FIFOs for Voltage/Frequency Island-Based Networks-on-Chip (2013)
Microprocessors and Microsystems
(Vertaisarvioitu alkuperäisartikkeli tai data-artikkeli tieteellisessä aikakauslehdessä (A1))
MD: Minimal path-based fault-tolerant routing in on-Chip Networks (2013)
Proceedings of the Asia and South Pacific Design Automation Conference
(Vertaisarvioitu artikkeli konferenssijulkaisussa (A4))
Cluster-based topologies for 3D Networks-on-Chip using advanced inter-layer bus architecture (2013)
Journal of Computer and System Sciences
(Vertaisarvioitu alkuperäisartikkeli tai data-artikkeli tieteellisessä aikakauslehdessä (A1))
Implementation and evaluation of configuration scrubbing on CGRAS: A case study (2013)
International Symposium on System-on-Chip
(Vertaisarvioitu artikkeli konferenssijulkaisussa (A4))
Generation of Structural VHDL Code with Library Components from Formal Event-B Models (2013)
(Vertaisarvioitu artikkeli konferenssijulkaisussa (A4))Energy-Aware CGRAs using Dynamically Re-configurable isolation Cells (2013)
(Vertaisarvioitu artikkeli konferenssijulkaisussa (A4))Formal Approach to Agent-Based Dynamic Reconfiguration in Networks-On-Chip (2013)
Journal of Systems Architecture
(Vertaisarvioitu alkuperäisartikkeli tai data-artikkeli tieteellisessä aikakauslehdessä (A1))
Developing a Power-Efficient and Low-Cost 3D NoC Using Smart GALS-Based Vertical Channels (2013)
Journal of Computer and System Sciences
(Vertaisarvioitu alkuperäisartikkeli tai data-artikkeli tieteellisessä aikakauslehdessä (A1))