Jouni
Isoaho
Professor, Communication and Cyber Security Engineering
Professor
https://sites.utu.fi/cyber/?lang=en
Links
Publications
Hierarchical Agent Monitored Parallel On-Chip System: A Novel Design Paradigm and Its Formal Specification (2010)
International Journal of Embedded and Real-Time Communication Systems
(Vertaisarvioitu alkuperäisartikkeli tai data-artikkeli tieteellisessä aikakauslehdessä (A1))
Process Variation Tolerant On-Chip Communication Using Receiver and Driver Reconfiguration (2010)
(Vertaisarvioitu artikkeli konferenssijulkaisussa (A4))Interconnection alternatives for hierarchical monitoring communication in parallel SoCs (2010)
Microprocessors and Microsystems
(Vertaisarvioitu alkuperäisartikkeli tai data-artikkeli tieteellisessä aikakauslehdessä (A1))
ITS Corridor of Cooperative Traffic ICT Project Report (2010)
TUCS Publication Series
(Julkaistu kehittämis- tai tutkimusraportti taikka -selvitys (D4))
High-speed completion detection for current sensing on-chip interconnects (2009)
Electronics Letters
(Vertaisarvioitu alkuperäisartikkeli tai data-artikkeli tieteellisessä aikakauslehdessä (A1))
AREA EFFICIENT DELAY-INSENSITIVE AND DIFFERENTIAL CURRENT SENSING ON-CHIP INTERCONNECT (2008)
2008 IEEE International SOC Conference
(Vertaisarvioitu artikkeli konferenssijulkaisussa (A4))
Analysis of delay variation in encoded on-chip bus signaling under process variation (2008)
VLSI Design
(Vertaisarvioitu artikkeli konferenssijulkaisussa (A4))
Current mode on-chip interconnect using level-encoded two-phase dual-rail encoding (2007)
2007 IEEE International Symposium on Circuits and Systems, IEEE International Symposium on Circuits and Systems. Proceedings
(Vertaisarvioitu artikkeli konferenssijulkaisussa (A4))
High-performance long NoC link using delay-insensitive current-mode signaling (2007)
(Vertaisarvioitu alkuperäisartikkeli tai data-artikkeli tieteellisessä aikakauslehdessä (A1))Full-duplex link implementation using dual-rail encoding and multiple-valued current-mode logic (2006)
2006 IEEE International Symposium on Circuits and Systems, IEEE International Symposium on Circuits and Systems. Proceedings
(Vertaisarvioitu artikkeli konferenssijulkaisussa (A4))